Tugas Pendahuluan Modul 1




 

 1. Kondisi [kembali]

Buat rangkaian JK Flip-Flop dan D flip-flop seperti pada gambar pada percobaan dengan ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=0, B5=dont care, dan B6=0

2. Gambar Rangkaian Simulasi [kembali]





Gambar Rangkaian JK Flip-Flop dan D Flip-Flop

3. Video Simulasi [kembali]










4. Prinsip Kerja Rangkaian [kembali]

Prinsip kerja rangkaian di atas yaitu, rangkaian tersebut terdiri atas JK flip-flop dan D flip-flop. Pada JK flip-flop, terdiri dari 3 input yaitu J,K,dan Clock. dimana Clock terhubung pada switch sehingga harus dilakukan pengubahan high(1) dan Low(0) secara manual. Dan Set dan Reset diinputkan ke High(1) karena pada set dan reset terdapat inver/komplementer sehingga set dan reset akan berada dalam keadaan Low(0) yang mana agar komponen JK flip-flop dan D flip-flop menghasilkan output harus dalam keadaan low(0).
berikut gerbang logika yang terdapat dalam JK flip-flop :
Berdasarkan gerbang-gerbang logika diatas, sesuai dengan tabel kebenaran JK flip flop, ketika J dan K diinputkan dalam keadaan low(0) maka tidak terjadi perubahan pada output. Ketika J di beri input 1 dan K diberi input 0 maka outputnya akan stabil, begitu juga sebaliknya ketika J diberi input 0 dan K diberi input 1 maka outputnya akan stabil. Nah, ketika J dan K diberi input 1 maka output dalam keadaan Toggle yaitu output menjadi tidak stabil.
Tabel Kebenaran :




Pada D flip-flop, rangkaian gerbang logikanya sama dengan JK flip flop, namun ada penambahan Not pada input K. sehingga didapatkan output yang stabil karena inputnya saling berkomplementer, yaitu ketika D diinputkan 1 maka J akan bernilai 1 dan K bernilai 0 . begitu juga sebaliknya. sehingga akan mustahil terjadinya toggle karena input pada J dan K saling berkebalikan.





Download HTML disini
Download File Simulasi Rangkaian disini
Download File Video Praktikum disini

Tidak ada komentar:

Posting Komentar